2026/04/29

2026 SiCADA 500 & 600 Program 盛大登場,全面升級

SiCADA 500 & 600 Program

AI 時代工程師養成|業界實務職訓 × 深度實戰認證班

Ø   課程簡介:

500 Program|核心基礎 × AI 工具判斷力

SiCADA 資深業界專家與 Synopsys 工程師親授,涵蓋數位設計與驗證、SoC 前後端、類比設計與矽光子設計。導入 AI 輔助 IC 設計流程,培養 GenAI 時代工程師必備的工具選擇與產出判斷力,完成即頒發官方證書並提供企業媒合。

600 Program|完整 SoC 實戰 × 能力對標

以完整 SoC 專案實戰為核心,深入系統整合、驗證、AI 驅動設計與 FinFET 先進製程。透過 AI 設計工具實作與深度專案訓練,全面對標業界工程師實務需求,快速養成即戰即用的產業競爭力。

Ø   報名連結:點此報名 (5/4開放報名)

Ø   課程規劃:

課程等級 課程名稱 課程時間 課程介紹

SiCADA 500 Program

Digital Design and Verification with GenAI

6/22-8/7

加強Verilog語言的基礎與邏輯設計概念,透過實作使用GenAI提升設計與除錯能力。為銜接前端設計與進階驗證課程的基礎。 

Advanced Design Verification

課程涵蓋 SystemVerilog、UVM 與 Formal Verification 等業界前沿驗證技術,協助學生在最短時間掌握實用精髓。適合有志於 DV 工程師,或希望以 UVM 經驗加值履歷的 DD 工程師,修課後可直接具備 UVM 面試能力。

Analog Circuit Design

學習類比電路設計、軟體操作與模擬驗證。課程涵蓋 CMOS 元件、放大器設計及頻率響應。透過Labs 練習,學生可應用理論於實務,提升技能,為職業發展奠基。

Photonic IC Design

將系統性介紹積體光路的完整設計流程,涵蓋從設計概念、模擬、最佳化、版圖佈局到物理驗證之規劃,並透過實作練習加深學員對設計流程與工具應用的理解。

SoC Frontend Implementation

6/22-8/21

本課程專注於積體電路工程師所需的核心技能,提供使用業界標準工具和解決方案(例如 Design Compiler NXT、PrimeTime、Formality、UPF 和低功耗設計方法)的實踐練習。這種實踐培訓有助於學生達到行業設計標準,並增強其求職作品集。

SoC Backend Implementation

本課程提供從 RTL 到 Sign-off 的積體電路設計實務訓練,涵蓋業界標準工具(如 Fusion Compiler、PrimeTime、UPF、IC Validator)與低功耗方法,並結合生成式 AI提示,引導學生累積實作經驗。

 

課程等級 課程名稱 課程時間 課程介紹

SiCADA 600 Program

 

SoC Design and Function Verification with GenAI

6/22-9/4

透過GenAI 輔助設計技術,系統性學習SoC的設計與驗證流程,涵蓋規格理解、 SoC架構、AMBA 匯流排協定、UVM 驗證方法以及 DC/STA等DD/DV實務,協助學員建立完整的 SoC 開發與驗證能力。

SoC Implementation with FinFET and AI

(7/13開放報名)

8/17-8/28

本課程以 AI 驅動的設計方法切入系統單晶片(SoC)實作流程,聚焦於 FinFET 技術節點下的實體實作議題,重點涵蓋佈局(Placement)、繞線(Routing)以及效能、功耗與面積(PPA)之最佳化,協助學員建立先進製程 SoC implementation 的實務能力。

 

Ø  報名方式:

  1. 課程報名自 5 月 4 日起開放,至 6 月 5 日截止;若報名人數額滿,系統將提前關閉。通過報名審核之學員,請儘速完成繳費;完成繳費方視為報名成功。
  2. 請確實填寫報名資料,主辦單位保留審查報名資料及核錄之權利。
  3. 主辦單位保有更動議程、改期或取消活動之權利。

Ø   課程選修建議




*課程時間表將依實際授課需求彈性調整。
*除 ACD 與 SiCADA 600 課程為線上課程外,其餘課程在職人士須於課表時段至實體地點上課;學生身分則可自由選擇線上或實體授課方式。 

Ø   各課程重點說明請參照: 2026 SiCADA 500 & 600課程說明

Ø   課程費用與折扣說明: 

 

項目名稱

原價

學生優惠價

一般企業
在職人士

中小企業
在職人士

500 Program

Digital Design and Verification with GenAI

NT$ 60,000

NT $24,000

NT$36,000
(享政府補助)

NT$13,200
(享政府補助)

Advanced Design Verification

SoC Frontend Implementation

SoC Backend Implementation

Analog Circuit Design

NT$36,000
(SiCADA
專屬優惠)

Photonic IC Design

NT$ 45,000

NT $18,000

NT $27,000
(享政府補助)

NT$19,400
(享政府補助)

 

項目名稱

原價

學生優惠價

在職人士

600 Program

SoC Design and Function Verification with GenAI

NT$ 120,000

NT $48,000

NT $96,000

SoC Implementation with FinFET and AI

NT$ 120,000

NT $48,000

NT $96,000

加購
項目

Career Path Consultant

(1 hours)
Resume Review (3 times)

NT $3,000

優惠
說明

  1. 曾參與 SiCADA 課程之學員,請登入原 SiCADA 會員帳號進行報名,帳號內將提供 SiCADA 課程85折價券。若原帳號無法使用,請重新註冊新帳號,並主動來信聯繫客服協助處理。
  2. 一般企業及中小企業之相關規定請參照官方公告說明;須符合名冊身分資格者,方可享有政府補助。符合中小企業資格之學員,請務必於報名前完成帳號註冊,並主動來信聯繫。主辦單位將於確認資格後,發送折價券至會員帳戶
  3. 同時選修「SoC Frontend Implementation」與「SoC Backend Implementation」之學員,將自動享有 75 折優惠;其他課程組合即使選購一門以上課程,恕不提供折扣。

 

Ø   上課方式:

  1. E-learning &文字Q&A:芯知了IC學院(SiCADA)線上教學平台。
  2. Guided Lab及Tutorial:Teams線上會議連結、實體教室。
  3. Lab Practice & Homework:雲端虛擬平台、實體教室。 

(實體教室地點: 新竹市東區工業東四路25號1樓,新思科技辦公室)

**在職人士參與補助申請專案者,除「ACD」與「SiCADA 600」線上課程外,其餘課程之實體出席率須達 70% 以上,方符合補助資格。)

Ø   學生優惠資格認定:

大專校院電機、電子、資工或相關科系之一般在學碩士生或博士生(包含應屆畢業生,不含在職專班)。大四應屆畢並確認續讀碩士班者,或碩士班應屆畢並確認續讀博士班者亦在此列,報名時須上傳2026年6月前在學紀錄證明。

Ø   先備條件:

  1. 具備數位設計、數位電路或數位系統、計算機組織等相關知識。
  2. 熟悉Unix或Linux環境及相關指令,並可以在Unix環境下進行編輯佳。
  3. 具備Verilog 語言和語法,編碼經驗非必須但可更有效理解課程內容。
  4. 修習Advanced Design Verification 者具OOP(如 C++)程式相關知識佳。

Ø   修課奬勵
完成並通過課程考核者,可享有以下奬勵:

  1. 獲頒芯知了IC學院合格證書。
  2. 修課學員將有機會與新思科技以及芯知了IC學院夥伴廠商媒合交流,取得第一手職缺機會。

Ø   注意事項:

  1. 報名時請務必使用公司或學校之正式電子郵件信箱。凡使用 Yahoo、Gmail 等私人信箱報名者,將無法通過報名審核。未持有正式信箱之學員,請主動來信聯繫,主辦單位將協助處理帳號相關事宜。
  2. 在職人士報名課程後,除「Analog Circuit Design」以及「SiCADA 600」課程外,其餘課程皆須依課表安排之授課時間,至實體教室到場參與。

Ø   退費標準:

  1. 倘課程未成功開課,將退還學員所繳納之全部費用。
  2. 繳納課程費用之學員於開課第二日上課前退課者,將退還所繳課程費用之七成。
  3. 上課未逾全期三分之一而退課者,退還所繳課程費用之半數;上課逾全期三分之一而退課者,不予退費。

Ø   聯絡窗口:
芯知了IC學院(SiCADA)專案聯絡人 Wanda Lin ([email protected]